<cite id="k9yu4"><source id="k9yu4"></source></cite>
<label id="k9yu4"></label>
<label id="k9yu4"><span id="k9yu4"></span></label>
<acronym id="k9yu4"></acronym>


個人簡介:

李建華,男,博士,副研究員。計算機與信息學院,情感計算與系統結構所教師。

郵箱:jhli AT hfut.edu.cn 

通訊地址:合肥市蜀山區丹霞路485號合肥工業大學翡翠湖校區翠教樓A806 郵編:230601


-> 2007年于安慶師范大學獲取計算機科學與技術專業學士學位。

-> 2013年獲得中國科學技術大學軟件與理論專業博士學位;

   2013年同時獲得香港城市大學(聯合培養)電腦科學博士學位。

-> 20138月起在合肥工業大學計算機與信息學院工作;

-> 20161月~2018年1月期間,在香江學者計劃的支持下于香港城市大學訪學。


研究方向:

-> 計算機系統結構:非易失性存儲器、片上網絡、存儲系統與器件、存儲和計算加速。

-> 科研項目:

    —2015年度"香江學者"計劃.

—國家自然科學青年基金,批準號:61402145,2015-2017,主持(PI),已結題。

—安徽省青年基金,批準號:1508085QF138,2015-2017,主持(PI),已結題。

-> 獲獎情況:

    —2015 Hong Kong Scholar Award

-> 審稿工作:

— ACM TECS、IEEE TPDS、IEEE TC等。


教學工作:

-> 本科生:《計算機體系結構》、《云計算技術》

-> 研究生:《高級計算機體系結構》


代表性論文:

-> Jianhua Li, Minming Li, et al., Thread Criticality Assisted Replication and Migration for Chip Multiprocessor 

      Caches,  in IEEE Transactions on Computers (IEEE TC 2017, SCI).

-> Jianhua Li, Liang Shi, et al., Thread Progress Aware Coherence Adaption for Hybrid Cache Coherence Protocols, 

      in IEEE Transactions on Parallel and Distributed Systems. (IEEE TPDS 2014, SCI).

-> Jianhua Li, Liang Shi, et al., Low-energy Volatile STT-RAM Cache Design Using Cache-Coherence-Enabled Adaptive Refreshs, in ACM Transactions on Design Automation of Electronic Systems (TODAES, SCI).


日本不卡一区二区三区